# 기본 논리게이트

- NOT 게이트와 버퍼 게이트
- AND 게이트, OR 게이트
- NAND 게이트, NOR 게이트
- XOR 게이트, XNOR 게이트
- 게이트의 전기적 특성







## □ TTL과 CMOS 논리 레벨 정의영역

#### TTL



### **CMOS**







# NOT 게이트

- 한 개의 입력과 한 개의 출력을 갖는 게이트로 논리 부정을 나타낸다.
- NOT 게이트를 인버터(inverter)라고도 한다.

| 진리표                                                                                         | 동작파형   | 논리기호                        |
|---------------------------------------------------------------------------------------------|--------|-----------------------------|
| A     F       0     1       1     0                                                         |        | A———— F  본리식  F = A = A'    |
| IC 7404 핀 배치도                                                                               | 스위칭 회로 | 트랜지스터 회로                    |
| V <sub>CC</sub> 6A 6Y 5A 5Y 4A 4Y  14 13 12 11 10 9 8  1 2 3 4 5 6 7  1A 1Y 2A 2Y 3A 3Y GND |        | $+V_{CC}$ $R_B$ $R_C$ $R_B$ |





## 에제 4-1 다음과 같은 회로의 입력 A에 구형파를 인가하였다. 출력 X와 Y의 파형을 그려보아라.



## 풀이



End of Example





# 버퍼 게이트

- 버퍼(buffer)는 입력된 신호를 변경하지 않고, 입력된 신호 그대로를 출력하는 게이트로 단순한 전송을 의미한다.
- 입력 신호가 1인 경우에는 출력 신호는 1이 되고, 입력 신호가 0인 경우에는 출력 신호 는 0이 된다.

| 진리표                                 | 동작파형                                                                                     | 논리기호                  |
|-------------------------------------|------------------------------------------------------------------------------------------|-----------------------|
| A     F       0     0       1     1 | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                                    | $A \longrightarrow F$ |
| 논리식                                 | IC 7407 핀 배치도                                                                            |                       |
| F = A                               | V <sub>CC</sub> 6A 6Y 5A 5Y 4A 4Y 14 13 12 11 10 9 8 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |                       |



## □ 3상태(tri-state) 버珥

•출력이 3개 레벨(High, Low, 하이 임피던스(Hi-Z)) 중의 하나를 갖는 논리소자

| 구분                       | 진리표                                                                                                       | 논리기호                  | IC                                                                                                                                                         |
|--------------------------|-----------------------------------------------------------------------------------------------------------|-----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 제어<br>단자가 Low<br>일 때 동작  | Ē     A     F       0     0     0       0     1     1       1     0     하이 임피던스       1     1     하이 임피던스 | $A \longrightarrow F$ | VCC   4C   4A   4Y   3C   3A   3Y   14   13   12   11   10   9   8   12   11   10   9   8   12   11   10   12   13   12   11   10   10   10   10   10   10 |
| 제어<br>단자가 High<br>일 때 동작 | E     A     F       0     0     하이 임피던스       0     1     하이 임피던스       1     0     0       1     1     1 | $A \longrightarrow F$ | V <sub>CC</sub> 4C 4A 4Y 3C 3A 3Y 14 13 12 11 10 9 8 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                   |

하이 임피던스(Hi-Z): 입력과 출력이 연결되어 있지 않은 상태





## 예제 4-2

[그림 4-8](b)에서 입력 A와 제어단자 E에 그림과 같은 파형을 인가하였다. 출력 F의 파형을 그려보아라.



### 풀이

제어단자 E가 High인 구간에서는 입력 A의 파형이 출력 F로 그대로 나오고, 제어단자 E가 Low인 구간에서는 출력 F는 하이 임피던스 상태가 된다.

End of Example







## □ 2입력 AND 게이트의 기본 개념

• 입력이 모두 1(on)인 경우에만 출력은 1(on)이 되고, 입력 중에 0(off)인 것이 하나라도 있을 경우에는 출력은 0(off)이 된다.

| 진리표                                                                                           | 동작파형                                                | 논리기호                                                                                                    |
|-----------------------------------------------------------------------------------------------|-----------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| A     B     F       0     0     0       0     1     0       1     0     0       1     1     1 | $egin{array}{c ccccccccccccccccccccccccccccccccccc$ | $A \longrightarrow F$ $B \longrightarrow F$ $E = AB = A \cdot B$                                        |
| 스위칭 회로                                                                                        | 트랜지스터 회로                                            | 다이오드 회로                                                                                                 |
| A B F                                                                                         | $A \circ \underbrace{\qquad \qquad \qquad }_{F}$    | $+V_{CC}$ $\downarrow R$ $A \circ \downarrow \blacktriangleleft \qquad                                $ |



## □ 3**입력** AND 게이트 기본 개념

| 진리표                                                    | 동작파형                                                | 논리식                                         |
|--------------------------------------------------------|-----------------------------------------------------|---------------------------------------------|
| $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$ | $egin{array}{c ccccccccccccccccccccccccccccccccccc$ | $F = ABC = A \cdot B \cdot C$<br>논리기호       |
| $\begin{array}{c ccccccccccccccccccccccccccccccccccc$  | $F \ \ 0 \ \ 0 \ \ 0 \ \ 0 \ \ 0 \ \ 1 \ \ 0$       | $A \longrightarrow F$ $C \longrightarrow F$ |
| 1     0     1     0       1     1     0     0          |                                                     |                                             |





## □ AND 게이트의 IC







2입력 AND 게이트의 한 입력 A에 구형파를 인가하였다. 다른 입력인 B에 0을 인가 한 경우와 1을 인가한 경우 각각의 개략적인 출력파형을 그려보아라.



(a) 입력 B에 0을 인가한 경우



(b) **입력** *B*에 1을 인가한 경우

### 풀이





End of Example





## □ AND 게이트를 이용한 자동차 좌석벨트 경보 시스템

- 점화스위치(A)가 켜지고(High) 좌석벨트(B)가 풀려있는 상태(High)를 감지
- 점화스위치가 켜지면 타이머가 작동되어 타이머 C가 30초 동안 High로 유지
- 점화 스위치가 켜지고, 좌석벨트가 풀려있고, 타이머가 작동하는 3가지 조건 하에서 AND 게이트의 출력은 High가 되며, 운전자에게 주의를 환기시키는 경보음이 울리게 된다.
- 30초간 경보음 동작 후에는 경보음은 울리지 않으며, 처음부터 좌석벨트가 채워져 있으면 경보음은 울리지 않는다.







## □ 2입력 OR 게이트의 기본 개념

• 입력이 모두 0인 경우에만 출력은 0이 되고, 입력 중에 1이 하나라도 있으면, 출력은 1이 된다.

| 진리표                                                                                           | 동작파형                                                                                       | 논리기호                                                        |
|-----------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|-------------------------------------------------------------|
| A     B     F       0     0     0       0     1     1       1     0     1       1     1     1 | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$                                      | $A \longrightarrow F$ 본리식 $F = A + B$                       |
| 스위칭 회로                                                                                        | 트랜지스터 회로                                                                                   | 다이오드 회로                                                     |
| A B F                                                                                         | $A \circ \begin{array}{c} +V_{CC} \\ \hline \\ \hline \\ \hline \\ \hline \end{array} R_E$ | $A \circ \longrightarrow F$ $B \circ \longrightarrow F$ $R$ |

# **04** OR 게이트



## □ OR **게이트의** IC



# 04 OR 게이트





## □ 3입력 OR 게이트의 기본 개념

| 진리표 |   |   |   |
|-----|---|---|---|
| A   | В | С | F |
| 0   | 0 | 0 | 0 |
| 0   | 0 | 1 | 1 |
| 0   | 1 | 0 | 1 |
| 0   | 1 | 1 | 1 |
| 1   | 0 | 0 | 1 |
| 1   | 0 | 1 | 1 |
| 1   | 1 | 0 | 1 |
| 1   | 1 | 1 | 1 |
|     |   |   |   |

| 농삭박영                                                                                        | 논리식                   |
|---------------------------------------------------------------------------------------------|-----------------------|
|                                                                                             |                       |
| $A \ 0 \ 0 \ 0 \ 1 \ 1 \ 1 \ 0$                                                             | F = A + B + C         |
| B  0  0  1  1  0  0  1  1  0                                                                |                       |
|                                                                                             |                       |
| C 0 1 0 1 0 1 0                                                                             | 논리기호                  |
|                                                                                             |                       |
| $F  \boxed{0}  \boxed{1}  \boxed{1}  \boxed{1}  \boxed{1}  \boxed{1}  \boxed{1}  \boxed{0}$ | $A \longrightarrow F$ |
|                                                                                             | C                     |

# **04** OR 게이트





## 예제 4-4

2입력 OR 게이트의 한 입력 A에 구형파를 인가하였다. 다른 입력인 B에 0을 인가한 경우와 1을 인가한 경우 각각의 개략적인 출력파형을 그려보아라.



(a) 입력 *B*에 0을 인가한 경우



(b) **입력** *B*에 1을 인가한 경우









# 6개의 입력을 가지는 OR 게이트에서 입력 조합 중 몇 개가 High 출력을 만드는가?

- ⑦ 31개
- 단 63개

- **원** 32개
- 라 64개





# 14. 그림과 같이 A, B 2개의 레지스터에 있는 자료에 대해 ALU가 OR 연산을 행하면 그 결과의 출력 레지스터 C의 내용은?

- **②** 11111100
- **4** 11101101
- (E) 111111101
- **a** 01100111







# 그림과 같이 2개의 inverter를 연결했을 때의 출력은?



 $\mathfrak{P}X$ 

© 0

라 1





## 그림의 파형 A, B가 AND 게이트를 통과했을 때의 출력 파형은?







## □ OR 게이트를 이용한 침입 탐지 시스템

- 일반 가정에서 출입문 1개와 창문 2개가 있다고 가정
- 출입문과 창문에 설치된 각 센서는 자기 스위치(magnetic switch)로서 문이 열려 있을 때 High를 출력하고, 닫혀있을 때에는 Low를 출력한다.







## □ 2입력 NAND 게이트의 기본 개념

- 입력이 모두 1인 경우에만 출력은 0이 되고, 그렇지 않을 경우에는 출력은 1이 된다.
- 이 게이트는 AND 게이트와는 반대로 작동하는 게이트로서, NOT AND의 의미로 NAND 게이트라고 부른다.

| 진리표 |   | E | 동작파형                                                  | 논리식                                        |
|-----|---|---|-------------------------------------------------------|--------------------------------------------|
| A   | В | F | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ | $F = \overline{AB} = \overline{A \cdot B}$ |
| 0   | 0 | 1 | B 0 1 0 1 0 1                                         | 논리기호                                       |
| 1   | 0 | 1 | $F  \overline{)}  1  1  0  1  1  1  0$                | $A \longrightarrow F$                      |
| 1   | 1 | 0 |                                                       | B—————————————————————————————————————     |
|     |   |   |                                                       | B                                          |











## □ 3입력 NAND 게이트의 기본 개념

| 진리표 |   |   |   |
|-----|---|---|---|
| A   | В | C | F |
| 0   | 0 | 0 | 1 |
| 0   | 0 | 1 | 1 |
| 0   | 1 | 0 | 1 |
| 0   | 1 | 1 | 1 |
| 1   | 0 | 0 | 1 |
| 1   | 0 | 1 | 1 |
| 1   | 1 | 0 | 1 |
| 1   | 1 | 1 | 0 |

| 동작파형             |     |       |       | 논리식                                                                                                                                                                                     |
|------------------|-----|-------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A 0              | 0 0 | 0 1 1 | 1 1 0 | $F = \overline{ABC} = \overline{A \cdot B \cdot C}$                                                                                                                                     |
| B <u>0</u>       | 0 1 | 1 0 0 | 1 1 0 |                                                                                                                                                                                         |
| C = 0            | 1 0 | 1 0 1 | 0 1 0 | 논리기호                                                                                                                                                                                    |
| $\overline{F}$ 1 | 1 1 | 1 1 1 | 1 0 1 | $A \longrightarrow B \longrightarrow C \longrightarrow C$ |











예제 4-5

3입력 NAND 게이트 입력에 그림과 같은 파형이 입력될 때 출력 F의 파형을 그려보 아라.





End of Example

# 06 NOR 게이트



## □ 2입력 NOR **게이트의** 기본 개념

- 입력이 모두 0인 경우에만 출력은 1이 되고, 입력 중에 하나라도 1이 있는 경우는 출력은 0이 된다.
- 이 게이트는 OR 게이트와는 반대로 작동하는 게이트로, NOT OR의 의미로 NOR 게이트라고 부른다.

| 진리표 |   |   | 동작파형                                                     | 논리식                    |
|-----|---|---|----------------------------------------------------------|------------------------|
| A   | В | F | $A  \begin{array}{c ccccccccccccccccccccccccccccccccccc$ | $F = \overline{A + B}$ |
| 0   | 0 | 0 | B  0  1  0  1  0  1                                      | 논리기호                   |
| 1   | 0 | 0 | F 1 0 0 0 1 0 0 0                                        | $B \longrightarrow F$  |
| 1   | 1 | U |                                                          | $A \longrightarrow F$  |







# 06 NOR 게이트



## □ 3입력 NOR 게이트의 기본 개념

| 진리표 |   |   |   |   | 동작파형                                                      | 논리식                        |
|-----|---|---|---|---|-----------------------------------------------------------|----------------------------|
|     | A | В | C | F | A  0  0  0  0  1  1  1  0                                 | $F = \overline{A + B + C}$ |
|     | 0 | 0 | 0 | 1 | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$     |                            |
|     | 0 | 0 | 1 | 0 |                                                           |                            |
|     | 0 | 1 | 0 | 0 | C  0  1  0  1  0  1  0  1  0                              | 논리기호                       |
|     | 0 | 1 | 1 | 0 | $F \ \overline{1} \ 0 \ 0 \ 0 \ 0 \ 0 \ 0 \ \overline{1}$ | 4                          |
|     | 1 | 0 | 0 | 0 |                                                           | $B \longrightarrow F$      |
|     | 1 | 0 | 1 | 0 |                                                           | C                          |
|     | 1 | 1 | 0 | 0 |                                                           |                            |
|     | 1 | 1 | 1 | 0 |                                                           |                            |







## □ NOR 게이트 IC









예제 4-6

3입력 NOR 게이트 입력에 그림과 같은 파형이 입력될 때 출력 F의 파형을 그려보아 라.





End of Example



## □ 2입력 XOR 게이트의 기본 개념

- 입력 중 홀수 개의 1이 입력된 경우에 출력은 1이 되고 그렇지 않은 경우에는 출력은 0이 된다.
- 2입력 XOR 게이트의 경우, 두 개의 입력 중 하나가 1이면 출력이 1이 되고, 두 개의 입력 모두가 0이거나 또는 두 개의 입력 모두가 1이라면 출력은 0이 된다.

| 진리표                                                               | 동작파형                                                     | 논리식                                              |
|-------------------------------------------------------------------|----------------------------------------------------------|--------------------------------------------------|
| $egin{array}{ c c c c c c c c c c c c c c c c c c c$              | A  0  0  1  1  0  0  1  1                                | $F = A \oplus B = \overline{AB} + A\overline{B}$ |
| 0 0 0                                                             | $B  \begin{array}{c ccccccccccccccccccccccccccccccccccc$ | 논리기호                                             |
| $\begin{array}{c cccc} 0 & 1 & 1 \\ \hline 1 & 0 & 1 \end{array}$ | F 0 1 1 0 0 1 1 0                                        | $A \longrightarrow \bigcap$                      |
| 1 1 0                                                             |                                                          | $B \longrightarrow F$                            |









## □ 3입력 XOR 게이트의 기본 개념

| 진리표 |                |   |   |   | 동작파형                                                  | 논리식                      |
|-----|----------------|---|---|---|-------------------------------------------------------|--------------------------|
|     | $\overline{A}$ | В | C | F | A  0  0  0  0  1  1  1  0                             | $F = A \oplus B \oplus$  |
|     | 0              | 0 | 0 | 0 | $\begin{array}{c ccccccccccccccccccccccccccccccccccc$ | $I - A \cup B \cup$      |
|     | 0              | 1 | 0 | 1 | C $0$ $1$ $0$ $1$ $0$ $1$ $0$                         | 논리기호                     |
|     | 0              | 1 | 1 | 0 | $F \ 0 \ 1 \ 1 \ 0 \ 1 \ 0 \ 0 \ 1 \ 0$               | $A \longrightarrow \Box$ |
|     | 1              | 0 | 1 | 0 |                                                       |                          |
|     | 1              | 1 | 0 | 0 |                                                       |                          |
|     | 1              | 1 | 1 | 1 |                                                       |                          |





예제 4-7

2입력 XOR 게이트의 한 입력 A에 구형파를 인가하였다. 다른 입력인 B에 0을 인가 한 경우와 1을 인가한 경우 각각의 개략적인 출력파형을 그려보아라.

### 풀이



B 입력이 0인 경우



B 입력이 1인 경우

End of Example

# 08 XNOR 別の巨(Exclusive-NOR gate)



## □ 2입력 XNOR 게이트의 기본 개념

- 입력 중 짝수 개의 1이 입력될 때 출력이 1이 되고, 그렇지 않은 경우에는 출력 은 0이 된다.
- 출력값은 XOR 게이트에 NOT 게이트를 연결한 것이므로 XOR 게이트와 반대이다.
- 2입력 XNOR 게이트의 경우 두 개의 입력이 다를 때 출력이 0이 되고, 두 개의 입력이 같으면 출력은 1이 된다.

| 진리표                                                                                           | 동작파형                                                                                                                                                                                                                | 논리식                                                              |
|-----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------|
| A     B     F       0     0     1       0     1     0       1     0     0       1     1     1 | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                                                                                                                                              | $F = \overline{AB} + AB$ $= \overline{A \oplus B}$ $= A \odot B$ |
| 논리기호                                                                                          | $ \begin{array}{c c} A \longrightarrow \\ B \longrightarrow \\ \end{array} $ $ F \xrightarrow{A} \xrightarrow{B} \xrightarrow{B} \xrightarrow{B} \xrightarrow{B} \xrightarrow{B} \xrightarrow{B} \xrightarrow{B} B$ | F                                                                |



# 08 XNOR 別の巨(Exclusive-NOR gate)



## □ 3입력 XNOR 게이트의 기본 개념

| 진리표            |   |   |   |  |  |
|----------------|---|---|---|--|--|
| $\overline{A}$ | В | С | F |  |  |
| 0              | 0 | 0 | 1 |  |  |
| 0              | 0 | 1 | 0 |  |  |
| 0              | 1 | 0 | 0 |  |  |
| 0              | 1 | 1 | 1 |  |  |
| 1              | 0 | 0 | 0 |  |  |
| 1              | 0 | 1 | 1 |  |  |
| 1              | 1 | 0 | 1 |  |  |
| 1              | 1 | 1 | 0 |  |  |
|                |   |   |   |  |  |

IC 74266 핀 배치도

| A | 0 0 0 0 1 1 1 1 0 |
|---|-------------------|
| В | 0 0 1 1 0 0 1 1 0 |
| C | 010101010         |
| F | 1 0 0 1 0 1 1 0 1 |

동작파형



## 논리식

$$F = A \oplus B \oplus C$$

$$= A \odot B \odot C$$

## 논리기호





# **08** XNOR 別の巨(Exclusive-NOR gate)



예제 4-8

왼쪽 회로는 2입력 XOR 게이트 2개를 사용하여 3입력 XOR 게이트를 구성한 경우이다. 오른쪽 회로는 2입력 XOR 게이트와 XNOR 게이트를 각각 1개씩 사용하여 3입력 XNOR 게이트를 구성한 경우이다. 이를 진리표를 이용하여 확인하여라



풀이

|   | 입력 | 출 | 력 |   |
|---|----|---|---|---|
| A | В  | C | 1 | F |
| 0 | 0  | 0 | 0 | 0 |
| 0 | 0  | 1 | 0 | 1 |
| 0 | 1  | 0 | 1 | 1 |
| 0 | 1  | 1 | 1 | 0 |
| 1 | 0  | 0 | 1 | 1 |
| 1 | 0  | 1 | 1 | 0 |
| 1 | 1  | 0 | 0 | 0 |
| 1 | 1  | 1 | 0 | 1 |

(a) 3입력 XOR 게이트로 동작하는 경우



|                  | 입력 | 출 | 력 |   |
|------------------|----|---|---|---|
| $\boldsymbol{A}$ | B  | C | 2 | F |
| 0                | 0  | 0 | 0 | 1 |
| 0                | 0  | 1 | 0 | 0 |
| 0                | 1  | 0 | 1 | 0 |
| 0                | 1  | 1 | 1 | 1 |
| 1                | 0  | 0 | 1 | 0 |
| 1                | 0  | 1 | 1 | 1 |
| 1                | 1  | 0 | 0 | 1 |
| 1                | 1  | 1 | 0 | 0 |

(b) 3입력 XNOR 게이트로 동작하는 경우





## 29. 입력이 모두 0(low)일 때만 출력이 1(High)로 나오는 게이트는?

② AND

(1) NAND

⊕ OR

⊕ NOR





# 16. 레지스터에 저장되어 있는 몇 개의 비트를 1로 하기 위해서는 그 장소에 x를 가진 데이터를 y연산을 하면 된다. 이 때 x와 y는?

② 
$$x=0, y\rightarrow AND$$

$$(x)$$
  $x=1, y \rightarrow OR$ 

$$\textcircled{1}$$
  $x=1, y\rightarrow AND$ 

② 
$$x$$
=0,  $y$ →OR





## 다음 진리표(truth table)는 무슨 게이트인가?

NOR

AND

OR

NAND

| A | В | C(A, B) |
|---|---|---------|
| 1 | 1 | 0       |
| 1 | 0 | 1       |
| 0 | 1 | 1       |
| 0 | 0 | 1       |





레지스터 A에 11011001이 들어 있다. 레지스터 A의 내용이 01101101로 바뀌었다면 레지스터 B의 내용이 10110100이면 A, B에 수행된 논리 마 이크로 동작은?

$$\bigcirc$$
  $A \leftarrow AB$ 

$$\textcircled{\tiny{1}} A \leftarrow A \oplus B$$

$$\bigcirc$$
  $A \leftarrow A + B$ 

$$\textcircled{P}$$
  $A \leftarrow \overline{A+B}$ 





## 44. A=1, B=0, C=1, D=0일 때, 논리값이 1이 되는 것은?

$$\bigcirc A\overline{B} + C\overline{D}$$

$$\bigcirc \overline{AB} + \overline{CD}$$

$$\bigcirc AB + \overline{C}D$$

$$\textcircled{P} AB + CD$$



# 9 게이트의 전기적 특성



## 전파지연시간

 신호가 입력되고 출력될 때까지의 시간을 말하며, 게이트의 동작 속도를 나타낸다.

#### 전력소모

• 게이트가 동작할 때 소모되는 전력량

### 잡음여유도

• 최대로 허용된 잡음 마진

### 팬-아웃

- 하나의 게이트의 출력으로부터 다른 여러 개의 입력들로 공급되는 전류
- 정상적인 동작으로 하나의 출력이 최대 몇 개의 입력으로 연결되는가를 나타낸다.







# 10 게이트의 전기적 특성

# 잡음여유도 (noise margin)

• 디지털 회로에서 데이터의 값에 변경을 주지 않는 범위 내에서 최대로 허용된 Noise Margin을 의미





# 10 게이트의 전기적 특성



# 팬-인(fan-in)과 팬-아웃(fan-out)

- 팬-아웃은 1 개의 게이트에서 다른 게이트의 입력으로 연결 가능한 최대 출력단의 수 를 의미
- 팬-인은 1 개의 게이트에 입력으로 접속할 수 있는 단수를 의미



#### 출력이 High 레벨일 때 출력이 Low 레벨일 때 $I_{OH}(\text{max})=0.4\text{mA}$ $I_{OL}(\text{max})=8\text{mA}$ 20 20 □ □ 20□ □ □ 20□ $I_{IH}(\text{max})=0.02\text{mA}$ $I_{IL}(\text{max})=0.4\text{mA}$ $I_{OH}$ (max) = $\frac{0.4 \, mA}{}$ = 20 $I_{OL} \text{ (max)} = \frac{8 \, mA}{2} = 20$ $I_{IH}$ (max) 0.02~mA $I_{II}$ (max) $0.4 \, mA$